ไทเกอร์เลคอินเทลจะเพิ่มปริมาณแคชของซีพียูเหล่านี้
สารบัญ:
Intel ได้ปรับสมดุลลำดับชั้นแคชของโปรเซสเซอร์ Skylake แบบมัลติคอร์สำหรับ HEDT อย่างมีนัยสำคัญโดยมีแคช L2 ที่เร็วกว่าและจำนวน L3 แคชที่แชร์ช้ากว่า ดูเหมือนว่าด้วยโปรเซสเซอร์ Tiger Lake ใหม่จะมีการออกแบบแคชใหม่
Tiger Lake ที่มีขนาดแคช L2 เพิ่มขึ้น 400% และแคช L3 50%
ข้อมูลนี้มาจากรายการ ในฐานข้อมูลออนไลน์ของ Geekbench ของ ตัวประมวลผล “ Tiger Lake-Y ” ซึ่งเป็นโมเดลสำหรับแล็ปท็อป
จากรายการนี้สมมติว่า Geekbench กำลังอ่านแพลตฟอร์มอย่างถูกต้องตัวประมวลผล“ Tiger Lake-Y” มีซีพียู 4 คอร์ 8 เธรดที่มี ความจุทั่วไป 1, 280 KB (1.25 MB) ของแคช L2 ต่อ คอร์และแคช L3 12MB Intel ยังขยายแคช L1D (ข้อมูล) เป็น 48 KB ในขณะที่แคช L1I (คำแนะนำ) ยังคงเป็น 32 KB
นี่แสดงถึง การเพิ่มขนาดของแคช L2 400% และเพิ่มขนาดของแคช L3 50% ไม่เหมือนกับ "Skylake-X" การเพิ่มขนาดของแคช L2 ไม่ได้มาพร้อมกับการลดขนาดของแคช L3 ที่ใช้ร่วมกัน (ต่อคอร์)
เยี่ยมชมคำแนะนำของเราเกี่ยวกับโปรเซสเซอร์ที่ดีที่สุดในตลาด
หน่วยประมวลผล "Tiger Lake-Y" กำลังทดสอบบนแพลตฟอร์มต้นแบบที่ชื่อว่า "Corktown" (มาเธอร์บอร์ดพิเศษที่มีการเชื่อมต่อ I / O ทั้งหมดที่เป็นไปได้กับแพลตฟอร์มสำหรับการทดสอบ) "ไทเกอร์เลค" คาดว่าจะเปิดตัวในราวปี 2563 หรือ 2564 ในฐานะผู้สืบทอดของ "ไอซ์เลค" และจะถูกสร้างขึ้นบนโหนดการผลิต 10nm + ซิลิกอนกลั่นกรองของ Intel เราจะแจ้งให้คุณทราบ